## **Examen E2** (temas 4, 5, 6 i 7)

Duración: 1 hora 45 minutos. La solución de cada ejercicio se tiene que escribir en el espacio reservado para ello en el propio enunciado. No podéis utilizar calculadora, apuntes, etc. La solución del examen se publicará en Atenea mañana por la tarde y las notas antes de una semana.

1. (Objetivo 5.6 (i 2.4)) (1 punto) Cada fila de la tabla tiene 3 columnas con: el vector de 8 bits X, el valor que representa X interpretado como un número natural codificado en binario, Xu, y el valor que representa X interpretado como un número entero codificado en complemento a dos, Xs. Completad todas las casillas vacías.

| X        | Xu | Xs  |
|----------|----|-----|
| 11110000 |    |     |
|          | 15 |     |
|          |    | -86 |

2. (Objetivos 4.9 y 5.11) (1.5 puntos) Dado el esquema del CLC a bloques de la derecha, completad la siguiente tabla que indica el valor de las salidas del circuito para cada uno de los tres casos concretos de valores de las entradas (un caso por fila):

| X         | Y         | a | b | С | d | е | W |
|-----------|-----------|---|---|---|---|---|---|
| 1111 0000 | 1111 0000 |   |   |   |   |   |   |
| 1000 0000 | 0000 0001 |   |   |   |   |   |   |
| 0000 0000 | 1111 1111 |   |   |   |   |   |   |



3. (Objetivo 6.13) (1,5 puntos) Dibujad el grafo de estados (v la levenda) del siguiente circuito secuencial. Los biestables se inicializan a 0.





**4.** (Objetivos: 5.10 y 5.12) **(2 puntos)** Completad el cronograma simplificado y el grafo de estados (y la leyenda) del circuito secuencial con una entrada, x, y una salida, w, cuyo funcionamiento es el siguiente: w vale 1 en el ciclo c siempre y cuando la entrada sea 1 en el ciclo c-3 y no haya otro 1 hasta el ciclo c. La salida vale 0 en cualquier otro caso. Completad la fila w del cronograma y después de completar el grafo podéis completar la fila Estado siguiendo el grafo y comprobando que la salida w es la esperada.

| Ciclo  | 00 | 01 | 02 | 03 | 04 | 05 | 06 | 07 | 08 | 09 | 10 | 11 | 12 | 13 | 14 | 15 | 16 |
|--------|----|----|----|----|----|----|----|----|----|----|----|----|----|----|----|----|----|
| Estado | E0 |    |    |    |    |    |    |    |    |    |    |    |    |    |    |    |    |
| X      | 0  | 1  | 0  | 0  | 0  | 1  | 1  | 0  | 0  | 1  | 0  | 1  | 0  | 1  | 0  | 0  | 0  |
| W      | 0  | 0  | 0  | 0  | 1  | 0  | 0  | 0  | 0  |    |    |    |    |    |    |    |    |

leyenda



5. (Objetivos: 7.7, 7.8, 7.10 y 6.13) (4 puntos) Queremos diseñar un circuito, utilizando un PPE, que vaya calculando la media entre el valor absoluto de la entrada y la media actual. Por ejemplo, si la entrada es 2, -3, 5, -2 la salida (Avg) será 1=((0+2)/2), 2=((1+3)/2), 3=((2+5)/2), 2=((3+2)/2). Las entradas estarán siempre entre -1000 y 1000.

El PPE se comunica con un circuito productor de los números a través del bus X de 8 bits y sabe cuando el valor de bus es estable mediante un protocolo de handshake de 4 fases. Por lo tanto, nuestro PPE tiene 2 entradas (X, Req) y 2 salidas (AVG y Ack)

Para diseñar nuestro PPE, utilizaremos la unidad de proceso (UP) de la figura teniendo en cuenta que el valor inicial de todos los registros es 0.

a) Escribe la etiqueta, el nombre del bloque estándar, de los dos bloques usados en la UP para que se realicen los cálculos correctos. (0.5 puntos)

## **B1**:

b) Completad el grafo de estados de la UC del PPE (no olvidéis la leyenda del grafo y la tabla de salidas en la que podéis poner las columnas que necesitéis. Puede que necesitéis arcos que no están dibujados). (2 puntos)







Si se implementa la UC del PPE con el número mínimo de biestables, una ROM y un multiplexor de buses (0.5 puntos)

¿Cuántas palabras tiene la ROM y de cuantos bits por palabra?

¿Cuántos bits utilizamos para seleccionar la salida del multiplexor?

- d) Si la UC del PPE se implementa como en el apartado c) y suponiendo los siguientes parámetros temporales, ¿cuál es el camino crítico del PPE (nombra la secuencia de bloques por la que pasa)? ¿Cuál es el tiempo de ciclo mínimo del PPE? (1 punto):
  - La señal Req y el bus X estarán estables a partir de 50 u.t. después del inicio del ciclo.
  - La señal Ack y el bus AVG deben estar estables 40 u.t. antes del final de ciclo.
  - El tiempo de propagación de cada sumador, B1 y B2 es de 150 u.t..
  - Los biestables de los registros y de la UC tienen un tiempo de propagación de 100 u.t.
  - La ROM tiene un tiempo de propagación de 330 u.t.
  - Tiempo de propagación de los multiplexor es de 100u.t.

Camino crítico:

Tiempo de ciclo mínimo =